W. Oberschelp G. Vossen Kapitel 7.

Slides:



Advertisements
Ähnliche Präsentationen
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________.
Advertisements

B-Bäume.
BUS-Systeme (PCI) Allgemeines über BUS-Systeme Allgemeines zum PCI-Bus
E / IDE Enhanced / Integrated Device Elektronics
WS 2009/10 1 Systeme 1 Kapitel 1 Aufbau von Rechnern.
Basisinformationstechnologie 1 Tanja Lange WS 2003/04 am
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 11.1.
Rechneraufbau & Rechnerstrukturen, Folie 2.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 2.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 2.1.
Rechneraufbau & Rechnerstrukturen, Folie 1.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 1.
Rechneraufbau & Rechnerstrukturen, Folie 14.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 14.
Rechneraufbau & Rechnerstrukturen, Folie 4.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 4.
Rechneraufbau & Rechnerstrukturen, Folie 3.1 © 2006 W. Oberschelp, G. Vossen.
Rechneraufbau & Rechnerstrukturen, Folie 6.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 6.
Grundkurs Theoretische Informatik, Folie 3.1 © 2004 G. Vossen,K.-U. Witt Grundkurs Theoretische Informatik Kapitel 3 Gottfried Vossen Kurt-Ulrich Witt.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 14.1.
Rechneraufbau & Rechnerstrukturen, Folie 1.1 © 2006 W. Oberschelp, G. Vossen.
Rechneraufbau & Rechnerstrukturen, Folie 7.1 © 2006 W. Oberschelp, G. Vossen.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 4.1.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 8.1.
Rechneraufbau & Rechnerstrukturen, Folie 5.1 © 2006 W. Oberschelp, G. Vossen.
Rechneraufbau & Rechnerstrukturen, Folie 10.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 10.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 12.1.
Kapitel 19 Astronomie Autor: Bennett et al. Unsere Galaxis, die Milchstraße Kapitel 19 Unsere Galaxis, die Milchstraße © Pearson Studium 2010 Folie: 1.
Vorlesung 3: Verschiedenes Universität Bielefeld – Technische Fakultät AG Rechnernetze und verteilte Systeme Peter B. Ladkin
Technische Informatik II Rechnerarchitektur und Betriebssysteme Universität Bielefeld – Technische Fakultät AG Rechnernetze und verteilte Systeme Peter.
Vorlesung 5 Interrupts Peter B. Ladkin
Rechnerarchitektur Vorlesung 2 Peter B. Ladkin
1 Vorlesung 3 Verschiedenes Peter B. Ladkin
Ralf KüstersDagstuhl 2008/11/30 2 Ralf KüstersDagstuhl 2008/11/30 3.
Von Neumann-Rechner.
Rechneraufbau & Rechnerstrukturen, Folie 12.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 12.
Rechneraufbau & Rechnerstrukturen, Folie 13.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 13.
Rechneraufbau & Rechnerstrukturen, Folie 0.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Übersicht.
Datenmodelle, Datenbanksprachen und Datenbankmanagementsysteme
Suzan, Alexandra, Pascal und Anna. Neben den uns all bekannten Schnittstellen gibt es auch noch die Schnittstellenkarten (Interface – Karte) die für Spezielle.
Aufbau eines von-Neumann- Rechners Marcel Waldvogel.
INTEL Pentium 4 Prozessor
3.4 CPU-Chips und Busse CPU-Chips
Signal-Prozessoren DSV1, 2009, Hhrt, 1 Mikro-Prozessor Von Neumann-Architektur Daten und Programmcode im gleichen Speicher => Sequenzieller Zugriff auf.
Embedded Systems Prof. Dr. H. Kristl
Die verschiedenen Schnittstellen eines Computers und ihre Verwendung
Anwendung von Microcontollern
Rechnersysteme: Halbzeit Marcel Waldvogel. Marcel Waldvogel, IBM Zurich Research Laboratory, Universität Konstanz, , 2 Daten und Information.

Datenverarbeitung im PC
Pflanzenlernkartei 3 Autor: Rudolf Arnold. Pflanze 1 Gattung Merkmale Schädigung Bekämpfung.
Pflanzenlernkartei 2 Autor: Rudolf Arnold. Pflanze 1 Gattung Merkmale Schädigung Bekämpfung.
Rechnerarchitekturen
Aufbau, Funktion und Grundzusammenhänge
Der Prozessor Von Stephan Blum.
Referat von Marcel Poppen & Oliver Lennartz
Medizinische Statistik und Informationsverarbeitung Quade Institut für Medizinische Biometrie, Informatik und Epidemiologie.
Die Chipsätze Präsentiert von: Marc Grobecker und Sebastian Lang.
Speicher CPU Steuerwerk Rechenwerk 1 Befehlsregister 2 Befehlszähler 3
Rechneraufbau & Rechnerstrukturen, Folie 3.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 3.
1 Technische Informatik II Rechnerarchitektur und Betriebssysteme Peter B. Ladkin
Rechneraufbau & Rechnerstrukturen, Folie 15.1 © 2006 W. Oberschelp, G. Vossen.
Rechneraufbau & Rechnerstrukturen, Folie 5.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 5.
Rechnerstrukturen Rechnerarchitektur von Intel 8088 BIT WiSe , Referent: Euvhen Berlev.
Rechneraufbau & Rechnerstrukturen, Folie 13.1 © 2006 W. Oberschelp, G. Vossen.
Rechneraufbau & Rechnerstrukturen, Folie 8.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 8.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 6.1.
Rechneraufbau & Rechnerstrukturen, Folie 11.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 11.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 10.1.
Rechneraufbau & Rechnerstrukturen, Folie 9.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 9.
Rechneraufbau & Rechnerstrukturen, Folie 9.1 © 2006 W. Oberschelp, G. Vossen.
Von Marcel Poppen & Oliver Lennartz
Aktueller Stand der Technik. Auf dem Markt sind heute bereits 64-Bit Mikrocontroller. Die meiste Verwendung finden allerdings noch immer die 8-Bit Modelle.
Vom Prozessor zum System
 Präsentation transkript:

W. Oberschelp G. Vossen Kapitel 7

7. Organisationsplan eines Von-Neumann-Rechners Struktur eines Von-Neumann-Rechners Struktur und Arbeitsweise einer CPU Speicher E/A-Einheit, Interrupts Busse Klassifikation von Von-Neumann-Rechnern

Struktur eines Von-Neumann-Rechners

Struktur einer CPU

Charakteristika des Von-Neumann-Rechners

Fetch/Execute-Zyklus

Fetch-Phase

Speicherhierarchie

Organisation einer I/O-Einheit

Zweibussystem Prozessor Cache Bridge Hauptspeicher Prozessor/Speicherbus E/A-Schnittstelle Grafik- Controller Bridge E/A-Bus

Variante des Zweibussystems Prozessor Cache Hauptspeicher Prozessor/Speicherbus Bridge E/A-Bus

Dreibussystem mit PCI- und ISA-Bus Prozessor Cache Hauptspeicher Systembus (z.B. 66 MHz, 64 Bit) Platten- Controller Grafik- Controller PCI North Bridge PCI-Bus (z.B. 33 MHz, 32 Bit) E/A-Geräte ISA South Bridge ISA-Bus (z.B. 8 MHz, 16 Bit)

Klassifikation von Von-Neumann-Rechnern Globale Rechner-Klassifikationen: Anhand der Leistungsfähigkeit: Personalcomputer (PCs) Workstations Großrechenr Anhand der Anwendungen: Desktop-Computing Server-Computing Embedded Computing: Mikrocontroller Digitale Signal-Prozessoren (DSPs)

Vernetzte Rechnerkonfiguration mit Servern Datenbank- Server Fileserver Drucker- Server

Request-Reply-Prinzip Server Client

Klassifikation von Von-Neumann-Rechnern Lokale Prozessor-Klassifikation: Akkumulator-Architektur Stack-Architektur Register-Speicher-Architektur („CISC“) Register-Register-Architektur („RISC“)

Akkumulator-Architektur . . . . . Speicher Prozessor Akku ALU

Stack-Architektur Prozessor SP . . . . . Speicher ALU

Register-Speicher-Architektur . . . . . Speicher Prozessor ALU

Register-Register-Architektur . . . . . Speicher Prozessor ALU

Probleme von CISC-Prozessoren

Merkmale von RISC-Prozessoren

Alternativen zum von Neumann-Konzept

Ende Kapitel 7