© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 2.1
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 2.2 Kapitel 2: Multiplexer und Addiernetze als spezifische Schalt- netze
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 2.3 Übersicht Vorüberlegungen zur Synthese von Schaltnetzen Multiplexer zur Realisierung Boolescher Funktionen Demultiplexer, Decoder und Encoder Addiernetze mit Halb- und Volladdierern Beschleunigung der Übertragsberechnung
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie (a)–(d) Graphen mit 5 Punkten, welche einen Euler-Kreis enthalten; (e) enthält keinen Euler-Kreis.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Symbol für Baustein zum Test einer Ecke auf geraden Grad.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Baustein zur Realisierung von. x y x y als Abkürzung für
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Baustein zum Test der Ecke 1 auf geraden Grad.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Schaltnetz zur Realisierung der Funktion e aus Beispiel 1.9.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX für d = 2 (4 Daten-Inputs).
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Allgemeiner Aufbau eines MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Realisierung des MUX aus Abbildung 2.6 als dreistufiges Schaltnetz.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX, konstruiert aus drei 1-MUXen.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Top-Down-Multiplexer-Entwurf.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MUX zur Realisierung einer Booleschen Funktion.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Alternative MUX-Realisierung einer Booleschen Funktion.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie DeMUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie DeMUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie DeMUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie DeMUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie DeMUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie DeMUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Allgemeiner Aufbau eines DeMUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 2.32 z 1 z 0 z 3 z 2 y 2 y x 4-Decoder.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 2.33 x 0 x 1 x 2 x 3 y 0 y x 2-Encoder.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Realisierung einer Booleschen Funktion mittels Decoder.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Realisierung einer Booleschen Funktion mittels Decoder und MUX.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 2.36 x y R U 2.21 Halbaddierer.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Kurzbezeichnung für den Baustein Halbaddierer.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 2.38 HA 1 2 RU x u y U 1 U 2 R 1 R Volladdierer.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Kurzbezeichnung für den Baustein Volladdierer.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Addiernetz für zwei 4-stellige Dualzahlen.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Prinzipschaltbild eines n-stelligen Addiernetzes.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Carry-Bypass-Addiernetz.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie stelliges Carry-Save-Addiernetz für 4 Summanden.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Prinzip der Carry-Save-Addition.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Carry-Save-Addierer für 8 Summanden (Wallace-Tree).