© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 12.1.

Slides:



Advertisements
Ähnliche Präsentationen
Am Anfang steht das leere Gehäuse…
Advertisements

Bild 2.1. Logisches Symbol für D-Kippglied und Fotografie
B-Bäume.
Multimediasteuerungen
Standortfaktoren INTERN - Ausdrucksstark präsentieren.
WS 2009/10 1 Systeme 1 Kapitel 1 Aufbau von Rechnern.
Der Einstieg in das Programmieren
Basisinformationstechnologie 1 Tanja Lange WS 2003/04 am
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 11.1.
Rechneraufbau & Rechnerstrukturen, Folie 2.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 2.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 2.1.
W. Oberschelp G. Vossen Kapitel 7.
Rechneraufbau & Rechnerstrukturen, Folie 1.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 1.
Rechneraufbau & Rechnerstrukturen, Folie 14.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 14.
Rechneraufbau & Rechnerstrukturen, Folie 4.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 4.
Rechneraufbau & Rechnerstrukturen, Folie 3.1 © 2006 W. Oberschelp, G. Vossen.
Rechneraufbau & Rechnerstrukturen, Folie 6.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 6.
Grundkurs Theoretische Informatik, Folie 2.1 © 2006 G. Vossen,K.-U. Witt Grundkurs Theoretische Informatik Kapitel 2 Gottfried Vossen Kurt-Ulrich Witt.
Grundkurs Theoretische Informatik, Folie 3.1 © 2004 G. Vossen,K.-U. Witt Grundkurs Theoretische Informatik Kapitel 3 Gottfried Vossen Kurt-Ulrich Witt.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 14.1.
Rechneraufbau & Rechnerstrukturen, Folie 1.1 © 2006 W. Oberschelp, G. Vossen.
Rechneraufbau & Rechnerstrukturen, Folie 7.1 © 2006 W. Oberschelp, G. Vossen.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 4.1.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 8.1.
Rechneraufbau & Rechnerstrukturen, Folie 5.1 © 2006 W. Oberschelp, G. Vossen.
Rechneraufbau & Rechnerstrukturen, Folie 10.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 10.
Produkt - Präsentation
Kapitel 19 Astronomie Autor: Bennett et al. Unsere Galaxis, die Milchstraße Kapitel 19 Unsere Galaxis, die Milchstraße © Pearson Studium 2010 Folie: 1.
Technische Informatik II Rechnerarchitektur und Betriebssysteme Universität Bielefeld – Technische Fakultät AG Rechnernetze und verteilte Systeme Peter.
Linear low-drop regulator
Ralf KüstersDagstuhl 2008/11/30 2 Ralf KüstersDagstuhl 2008/11/30 3.
Von Neumann-Rechner.
Rechneraufbau & Rechnerstrukturen, Folie 12.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 12.
Rechneraufbau & Rechnerstrukturen, Folie 13.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 13.
Rechneraufbau & Rechnerstrukturen, Folie 0.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Übersicht.
Grundkurs Theoretische Informatik
Grundkurs Theoretische Informatik, Folie 7.1 © 2006 G. Vossen,K.-U. Witt Grundkurs Theoretische Informatik Kapitel 7 Gottfried Vossen Kurt-Ulrich Witt.
Gottfried Vossen 5. Auflage 2008 Datenmodelle, Datenbanksprachen und Datenbankmanagementsysteme Kapitel 24: Ausblicke.
Hardware.
Aufbau und Funktionsweise
Ablauf und Inhalte des Projekts
Herzlich willkommen zum Aufbau der Hauptplatine
Auslegung eines Vorschubantriebes
3.4 CPU-Chips und Busse CPU-Chips
Embedded Systems Prof. Dr. H. Kristl
Hardware.
Analyseprodukte numerischer Modelle

Datenverarbeitung im PC
Pflanzenlernkartei 3 Autor: Rudolf Arnold. Pflanze 1 Gattung Merkmale Schädigung Bekämpfung.
Pflanzenlernkartei 2 Autor: Rudolf Arnold. Pflanze 1 Gattung Merkmale Schädigung Bekämpfung.
Rechnerarchitekturen
Boga Abschlusspräsentation
Funktionsgenerator auf PCI Karte
Grundlagen der Rechnerarchitektur [CS ]
Der Prozessor Von Stephan Blum.
Rechneraufbau & Rechnerstrukturen, Folie 3.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 3.
1 Technische Informatik II Rechnerarchitektur und Betriebssysteme Peter B. Ladkin
Rechneraufbau & Rechnerstrukturen, Folie 15.1 © 2006 W. Oberschelp, G. Vossen.
Rechneraufbau & Rechnerstrukturen, Folie 5.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 5.
Rechnerstrukturen Rechnerarchitektur von Intel 8088 BIT WiSe , Referent: Euvhen Berlev.
Rechneraufbau & Rechnerstrukturen, Folie 13.1 © 2006 W. Oberschelp, G. Vossen.
Rechneraufbau & Rechnerstrukturen, Folie 8.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 8.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 6.1.
Rechneraufbau & Rechnerstrukturen, Folie 11.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 11.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 10.1.
Rechneraufbau & Rechnerstrukturen, Folie 9.1 © W. Oberschelp, G. Vossen W. Oberschelp G. Vossen Kapitel 9.
Rechneraufbau & Rechnerstrukturen, Folie 9.1 © 2006 W. Oberschelp, G. Vossen.
Lernfeld 4: Informationstechnische Systeme Bereitstellen
 Präsentation transkript:

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 12.1

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 12.2 Kapitel 12: Weitere Prozesssor- Beispiele

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 12.3 Übersicht Zilog-Prozessoren Intel-Prozessoren Motorola-Prozessoren SPARC-Prozessoren Eingebettete Prozessoren und Systeme

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Aufbau eines Z80-Systems.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Organisation einer Z80-CPU.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Architektur des Zilog Z80.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Blockschaltbild des eZ80.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Architektur des Intel 8088.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Architektur des Intel Pentium I.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Architektur des Intel Pentium Pro.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Architektur des Intel Pentium 4.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Gehäuseanschlüsse des MC68000.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Programmier-Modell des MC68000.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Status-Register des MC68000.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MC68328 DragonBall-Prozessor.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie MC68VZ328 DragonBall VZ-Prozessor.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Übersicht der SPARC-Architektur.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Integer Unit der SPARC-Architektur.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Architektur des UltraSPARC-Prozessors.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Architektur des UltraSPARC III-Prozessors.

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Eingebettetes System (mit analogen Schnittstellen). Eingeb. CPU Eingebetteter Computer Ausgabe Eingabe Speicher analog

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Aufbau eines CD- bzw. MP3-Spielers. Speicher Bildschirm Audio CPU Jitter- Speicher Fehler- Korrektur Digital- Analog- Wandler Verstärker … Mechanik- CPU analog Schlitten, Motor Lesekopf

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Aufbau einer Digitalkamera. Bildver- arbeitungs- ASIC MCU Speicher- karten- Schnittstelle ASIC PCMCIA LCD Kontroll- ASIC LCD Speicher- karte 256Kx16 DRAM 32Kx8 SRAM Bedienelemente A/D Serieller EEPROM CMOS Aufnahme Mechanische Blende

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Prinzip der Harvard-Architektur. Datenspeicher Befehlsspeicher CPU Adresse Daten Befehle Register Program Ctr

© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie Tensilica-Ansatz TIE. Applikation Instanzbeschrei- bung in TIE Basis-μP konfigurieren Prozessor VHDL RTL Software- Werkzeuge Speicher μPμP ASIC Fluss Software- Compilation Software- Generator Xtensa Prozessor- Generator ******** **** ******* *** ******** **** *** **** *** Benutzer- Anforderungen