Feldeffekttransistoren

Slides:



Advertisements
Ähnliche Präsentationen
Drei wichtige Baugruppen der Elektronik
Advertisements

2.2 Wichtige Baugruppen der Elektronik
Anwendungen von Halbleitern
Welches sind die beiden Kirchhoffschen Gesetze, die mit der hier dargestellten Schaltung verifiziert werden können und wie lauten diese?   Kirchhofsche.
T r a n s i s t o r e n Kompaktlabor 2004 Daniel Jänicke.
MOSFET Metall-Oxid-Silizium-Feldeffekttransistor
Nullimpedanzen.
Bolzmansche Formel Ausgewählte Themen des analogen Schaltungsentwurfs
MOS Transistor Ausgewählte Themen des analogen Schaltungsentwurfs Gate
PowerPoint-Folien zur 3. Vorlesung „Bionik II / Biosensorik“
Der Transistor Proseminar Basisinformationstechnologie
Analyse des Feedbacksystems (Übertragungsfunktion)
MP3 Ströme über IP Lautsprecher - Effekte und Spielereien mit mehreren Kanälen Roman Domke, Sven Jaekel.
Physikalische Basis der Angriffen
Ein Projekt der 4AHETE Prof. Tobiska Feldmann, Frank, Hampl, Höllisch, Koch, Salge.
Feldeffekttransistoren
Experiment Audio-Elektronik Workshop April 2008
Präsentation von Oliver Schäfer, T-NI2
Das Ohmsche Gesetz Bei konstanter Temperatur ist der durch einen Leiter fließende elektrische Strom I der zwischen den Leiterenden herrschenden Spannung.
Grundlagen der Rechnerarchitektur [CS ]
Spannung und Stromstärke
Personal Fabrication Elektronik
Elektrizitätslehre Lösungen.
Prüfung Technische Informatik I (INF 1210) - Teil B (Kurzfragenteil, ohne Hilfsmittel zu lösen) Prof. W. Adi Zeit: 10 Minuten Bitte schreiben.
Institut für Angewandte Mikroelektronik und Datentechnik Course and Contest Results of Phase 5 Eike Schweißguth Selected Topics in VLSI Design (Module.
Allgemeines Gasgesetz - ein Gedankenversuch
Elektrizitätslehre Lösungen.
1Ausgewählte Themen des analogen Schaltungsentwurfs Testschaltungen für Feedbackanalyse AOL1 – Gain am EingangsnetzAOL2 – aktive Verstärkung RKFF T - Schleifenverstärkung.
Funktionsprinzip·Anwendung·Zukunft
Aufbau und Funktionsweise Von Katharina Göber
Sprechfunkverkehr im gemeinsamen Funknetz. Verkehrsarten: Verfahren des Nachrichtenaustauschs im Sprechfunkverkehr, abhängig von den gegebenen technischen.
© A. Steininger / TU Wien 1 Aufbau logischer Gatter Vom Feldeffekt-Transistor zum Supercomputer.
Operationsverstärker
Aufbau und Wirkungsweise
Electronics for Pedestrians – Tutorial II/II –
Operatoren-Zuordnung
Funktionsweise des Siedewasserreaktors
Aufgaben zum zentralen ebenen Kraftsystem
Eine Einführung in verschiedene Speicherverfahren
Generalie Inklusion: Schulaufsicht zwischen allen Stühlen?
Universal-Dimmaktor UD/S ABB i-bus® KNX.
Spektroskopische Performance bestrahlter DEPFET Sensoren
Technische Informatik I Übung 3: Schaltvorgänge
Analog and Digital Design Switching and transitions
Technische Informatik I Vorlesung 3: Halbleiter Grundlagen, MOSFET
Technische Informatik I Übung 4: MOSFET-Schaltungen
Technische Informatik I Übung 1: Grundstromkreis
Technische Informatik I Übung 2: Halbleiterschaltungen
Technische Informatik I Übung 3: Dioden-Schaltungen
Technische Informatik I Vorlesung 4: Operationsverstärker
Digitaltechnik Analog -> digital Zwei Zustände: 0 und 1
Technische Informatik I Vorlesung 3: Halbleiter-Grundlagen, MOSFET
Technische Informatik I
Technische Informatik I
Fundamentals of Analog and Digital Design
Analog and Digital Design Switching and transitions
Technische Informatik I
Analog and Digital Design Operational Amplifiers
Technische Informatik I Übung 2: Schaltvorgänge
Technische Informatik I Übung 4: MOSFET-Schaltungen
Grundlagen der Rechnerarchitektur [CS ]
Die Abhängigkeit zwischen Widerstand und Leiterlänge
Von Carine Homssi Kambou
MIKROELEKTRONIK, VIEEAB00
MIKROELEKTRONIK, VIEEAB00
S= Steilheit (Steigung der Geraden)
Elektrische und elektronische Bauteile
Elektrische und elektronische Bauteile
Transistor Michael Funke – DL4EAX
 Präsentation transkript:

Feldeffekttransistoren MOSFET – Aufbau und Funktionsweise n-Kanal-Enhancement-FET

Feldeffekttransistoren MOSFET – Aufbau und Funktionsweise n-Kanal-Enhancement-FET sperrt S-D bei offenem Gate

Feldeffekttransistoren MOSFET – Aufbau und Funktionsweise n-Kanal-Enhancement-FET UGS > UtEn leitet, wenn sperrt S-D bei offenem Gate

Feldeffekttransistoren MOSFET – Aufbau und Funktionsweise n-Kanal-Enhancement-FET UGS > UtEn Transferkennlinie leitet, wenn sperrt S-D bei offenem Gate

Feldeffekttransistoren MOSFET – Aufbau und Funktionsweise n-Kanal-Enhancement-FET UGS > UtEn Transferkennlinie leitet, wenn sperrt S-D bei offenem Gate n-Kanal-Depletion-FET S-D leitend bei offenem Gate

Feldeffekttransistoren MOSFET – Aufbau und Funktionsweise n-Kanal-Enhancement-FET UGS > UtEn Transferkennlinie leitet, wenn sperrt S-D bei offenem Gate n-Kanal-Depletion-FET UGS < UtDn sperrt, wenn S-D leitend bei offenem Gate

Feldeffekttransistoren MOSFET – Aufbau und Funktionsweise n-Kanal-Enhancement-FET UGS > UtEn Transferkennlinie leitet, wenn sperrt S-D bei offenem Gate n-Kanal-Depletion-FET UGS < UtDn Transferkennlinie sperrt, wenn S-D leitend bei offenem Gate

Feldeffekttransistoren MOSFET – Transferkennlinien Enhancement Depletion n-Kanal p-Kanal n-Kanal p-Kanal

Feldeffekttransistoren MOSFET – Transferkennlinien Enhancement Depletion n-Kanal p-Kanal n-Kanal p-Kanal

Feldeffekttransistoren MOSFET – Ausgangs- und Transferkennlinien Übung: Zeichnen Sie für einen n-Kanal-Enhancement-FET auf der Grundlage der Ausgangskennlinien die Transferkennlinien in das Kennlinienfeld ein.

Feldeffekttransistoren MOSFET – Ausgangs- und Transferkennlinien Übung: Zeichnen Sie für einen n-Kanal-Enhancement-FET auf der Grundlage der Ausgangskennlinien die Transferkennlinien in das Kennlinienfeld ein.

Feldeffekttransistoren MOSFET – Ausgangs- und Transferkennlinien Übung: Zeichnen Sie für einen n-Kanal-Enhancement-FET auf der Grundlage der Ausgangskennlinien die Transferkennlinien in das Kennlinienfeld ein.

Feldeffekttransistoren MOSFET – Ausgangs- und Transferkennlinien Übung: Zeichnen Sie für einen n-Kanal-Enhancement-FET auf der Grundlage der Ausgangskennlinien die Transferkennlinien in das Kennlinienfeld ein.

Feldeffekttransistoren MOSFET – Ausgangs- und Transferkennlinien Übung: Zeichnen Sie für einen n-Kanal-Enhancement-FET auf der Grundlage der Ausgangskennlinien die Transferkennlinien in das Kennlinienfeld ein.

Feldeffekttransistoren MOSFET – Ausgangs- und Transferkennlinien Übung: Zeichnen Sie für einen n-Kanal-Enhancement-FET auf der Grundlage der Ausgangskennlinien die Transferkennlinien in das Kennlinienfeld ein.

Feldeffekttransistoren MOSFET – Ausgangs- und Transferkennlinien Übung: Zeichnen Sie für einen n-Kanal-Enhancement-FET auf der Grundlage der Ausgangskennlinien die Transferkennlinien in das Kennlinienfeld ein.

Feldeffekttransistoren MOSFET – Ausgangs- und Transferkennlinien Übung: Zu den gegebenen Kennlinien eines n-Kanal-Enhancement-FET sind die Steilheit gm und der Ausgangsleitwert gd für den Arbeitspunkt UGS= 8V und IDS= 120mA zu bestimmen 𝑔 𝑚 = Δ 𝐼 𝐷 Δ𝑈 𝐺𝑆 𝑔 𝑑 = Δ 𝐼 𝐷 Δ𝑈 𝐷𝑆

Feldeffekttransistoren MOSFET – Ausgangs- und Transferkennlinien Übung: Zu den gegebenen Kennlinien eines n-Kanal-Enhancement-FET sind die Steilheit gm und der Ausgangsleitwert gd für den Arbeitspunkt UGS= 8V und IDS= 120mA zu bestimmen 𝑔 𝑚 = Δ 𝐼 𝐷 Δ𝑈 𝐺𝑆 𝑔 𝑚 = 160𝑚𝐴 4𝑉 =0,04 Ω −1 𝑔 𝑑 = Δ 𝐼 𝐷 Δ𝑈 𝐷𝑆

Feldeffekttransistoren MOSFET – Ausgangs- und Transferkennlinien Übung: Zu den gegebenen Kennlinien eines n-Kanal-Enhancement-FET sind die Steilheit gm und der Ausgangsleitwert gd für den Arbeitspunkt UGS= 8V und IDS= 120mA zu bestimmen 𝑔 𝑚 = Δ 𝐼 𝐷 Δ𝑈 𝐺𝑆 𝑔 𝑚 = 160𝑚𝐴 4𝑉 =0,04 Ω −1 𝑔 𝑑 = Δ 𝐼 𝐷 Δ𝑈 𝐷𝑆 𝑔 𝑑 = 20𝑚𝐴 10𝑉 =0,002 Ω −1

Feldeffekttransistoren MOSFET – Verstärker Übung: Zu den gegebenen Kennlinien eines n-Kanal-Enhancement-FET ist ein Verstärker zu dimensionieren. Der Gatespannungsteiler soll einen Gesamtwiderstand von 10MW aufweisen, UB = 10V, Ptot = 0,7W, IDmax= 250mA.

Feldeffekttransistoren MOSFET – Verstärker Übung: Zu den gegebenen Kennlinien eines n-Kanal-Enhancement-FET ist ein Verstärker zu dimensionieren. Der Gatespannungsteiler soll einen Gesamtwiderstand von 10MW aufweisen, UB = 10V, Ptot = 0,7W, IDmax= 250mA. Erzeuge Wertepaare UI = 0,7W

Feldeffekttransistoren MOSFET – Verstärker Übung: Zu den gegebenen Kennlinien eines n-Kanal-Enhancement-FET ist ein Verstärker zu dimensionieren. Der Gatespannungsteiler soll einen Gesamtwiderstand von 10MW aufweisen, UB = 10V, Ptot = 0,7W, IDmax= 250mA. Erzeuge Wertepaare UI = 0,7W Zeichne Verlustleistungshyperbel ein

Feldeffekttransistoren MOSFET – Verstärker Übung: Zu den gegebenen Kennlinien eines n-Kanal-Enhancement-FET ist ein Verstärker zu dimensionieren. Der Gatespannungsteiler soll einen Gesamtwiderstand von 10MW aufweisen, UB = 10V, Ptot = 0,7W, IDmax= 250mA. Bestimme Arbeitsgerade: Wenn T sperrt folgt UDS = UB

Feldeffekttransistoren MOSFET – Verstärker Übung: Zu den gegebenen Kennlinien eines n-Kanal-Enhancement-FET ist ein Verstärker zu dimensionieren. Der Gatespannungsteiler soll einen Gesamtwiderstand von 10MW aufweisen, UB = 10V, Ptot = 0,7W, IDmax= 250mA. Zeichne Arbeitsgerade ein, „je steiler, desto besser“, aber Ptot beachten! 𝑅 𝐷 = 𝑈 𝐵 𝐼 𝐷𝑚𝑎𝑥 = 10𝑉 0,25𝐴 =40 T leitet, also gilt:

Feldeffekttransistoren MOSFET – Verstärker Übung: Zu den gegebenen Kennlinien eines n-Kanal-Enhancement-FET ist ein Verstärker zu dimensionieren. Der Gatespannungsteiler soll einen Gesamtwiderstand von 10MW aufweisen, UB = 10V, Ptot = 0,7W, IDmax= 250mA. Lege AP in Mitte der Arbeitsgeraden bei UGS=7V 𝑅 1 + 𝑅 2 =10𝑀Ω 𝐼 𝑞 = 𝑈 𝐵 𝑅 1 + 𝑅 2 = 10𝑉 10𝑀Ω =1µ𝐴 𝑅 2 = 𝑈 𝐺𝑆 𝐴𝑃 𝐼 𝑞 = 7𝑉 1µ𝐴 =7𝑀Ω; 𝑅 1 =3𝑀Ω

Feldeffekttransistoren MOSFET – Verstärker Übung: Zu den gegebenen Kennlinien eines n-Kanal-Enhancement-FET ist ein Verstärker zu dimensionieren. Der Gatespannungsteiler soll einen Gesamtwiderstand von 10MW aufweisen, UB = 10V, Ptot = 0,7W, IDmax= 250mA. Steuere Arbeitspunkt aus: Steilheit Spannungsrückwirkung Δ 𝐼 𝐷 Δ 𝑈 𝐺𝑆 = 70𝑚𝐴 2𝑉 =35𝑚𝐴/𝑉 Δ𝑈 𝐷𝑆 Δ𝑈 𝐺𝑆 = −2,7𝑉 2𝑉 =−1,35

Feldeffekttransistoren CMOS-Logik analysieren p-Kanal-Enhancement-FET n-Kanal-Enhancement-FET

Feldeffekttransistoren CMOS-Logik analysieren p-Kanal-Enhancement-FET leitet, wenn UGS<UtEp n-Kanal-Enhancement-FET leitet, wenn UGS>UtEn

Feldeffekttransistoren CMOS-Logik analysieren p-Kanal-Enhancement-FET leitet, wenn UGS<UtEp L H n-Kanal-Enhancement-FET leitet, wenn UGS>UtEn

Feldeffekttransistoren CMOS-Logik analysieren leitet p-Kanal-Enhancement-FET leitet, wenn UGS<UtEp sperrt sperrt L H n-Kanal-Enhancement-FET leitet, wenn UGS>UtEn leitet A= 𝐸 1 ∨ 𝐸 2

Feldeffekttransistoren CMOS-Logik analysieren sperrt p-Kanal-Enhancement-FET leitet, wenn UGS<UtEp sperrt leitet H n-Kanal-Enhancement-FET leitet, wenn UGS>UtEn leitet A= 𝐸 1 ∨ 𝐸 2 A= 𝐸 1 ∧ 𝐸 2

Feldeffekttransistoren Skizzieren Sie die Struktur eines Negators mit Enhancement- FET p-Kanal-Enhancement-FET leitet, wenn UGS<UtEp n-Kanal-Enhancement-FET leitet, wenn UGS>UtEn

Feldeffekttransistoren Skizzieren Sie die Struktur eines Negators mit Enhancement- FET p-Kanal-Enhancement-FET leitet, wenn UGS<UtEp n-Kanal-Enhancement-FET leitet, wenn UGS>UtEn

Feldeffekttransistoren Skizzieren Sie die Struktur eines Negators mit Enhancement- FET p-Kanal-Enhancement-FET leitet, wenn UGS<UtEp n-Kanal-Enhancement-FET leitet, wenn UGS>UtEn

Feldeffekttransistoren Skizzieren Sie die Struktur eines Negators mit Enhancement- FET p-Kanal-Enhancement-FET leitet, wenn UGS<UtEp n-Kanal-Enhancement-FET leitet, wenn UGS>UtEn

Feldeffekttransistoren Skizzieren Sie die Struktur eines Negators mit Enhancement- FET p-Kanal-Enhancement-FET leitet, wenn UGS<UtEp H n-Kanal-Enhancement-FET leitet, wenn UGS>UtEn L

Feldeffekttransistoren Skizzieren Sie die Struktur eines Negators mit Enhancement- FET p-Kanal-Enhancement-FET leitet, wenn UGS<UtEp L n-Kanal-Enhancement-FET leitet, wenn UGS>UtEn H

Feldeffekttransistoren CMOS-Logik analysieren n-Kanal-Depletion-FET sperrt, wenn UGS<UtDn p-Kanal-Depletion-FET sperrt, wenn UGS>UtDp

Feldeffekttransistoren CMOS-Logik analysieren n-Kanal-Depletion-FET sperrt, wenn UGS<UtDn 𝐸 2 ∨ 𝐸 3 p-Kanal-Depletion-FET sperrt, wenn UGS>UtDp ODER

Feldeffekttransistoren CMOS-Logik analysieren n-Kanal-Depletion-FET sperrt, wenn UGS<UtDn UND =(𝐸 2 ∨ 𝐸 3 )∧ 𝐸 1 p-Kanal-Depletion-FET sperrt, wenn UGS>UtDp ODER

Feldeffekttransistoren Funktionsweise des Sperrschicht-FET (SFET) zwischen Source S und Drain D gibt es leitfähigen Kanal UDS schnürt Kanal ein, Strom hängt nicht von UDS ab USG schnürt Kanal weiter ein, steuert Kanalstrom Kennlinien ähnlich der von n–Kanal-Depletion-FET

Feldeffekttransistoren Funktionsweise des Sperrschicht-FET (SFET) zwischen Source S und Drain D gibt es leitfähigen Kanal UDS schnürt Kanal ein, Strom hängt nicht von UDS ab USG schnürt Kanal weiter ein, steuert Kanalstrom Kennlinien ähnlich der von n–Kanal-Depletion-FET

Feldeffekttransistoren Dimensionierung einer Konstantstromquelle mittels SFET RL ist variabel; der konstante Laststrom IL soll durch RS zwischen 3mA und 14mA einstellbar sein

Feldeffekttransistoren Dimensionierung einer Konstantstromquelle mittels SFET RL ist variabel; der konstante Laststrom IL soll durch RS zwischen 3mA und 14mA einstellbar sein 𝑅 𝐿𝑚𝑎𝑥 = 9𝑉 3𝑚𝐴 =3𝑘Ω; 𝑃 𝑆𝐹𝐸𝑇 =11𝑉∙3𝑚𝐴=33𝑚𝑊

Feldeffekttransistoren Dimensionierung einer Konstantstromquelle mittels SFET RL ist variabel; der konstante Laststrom IL soll durch RS zwischen 3mA und 14mA einstellbar sein 𝑅 𝐿𝑚𝑎𝑥 = 10,5𝑉 14𝑚𝐴 =750Ω; 𝑃 𝑆𝐹𝐸𝑇 =14,5𝑉∙14𝑚𝐴=203𝑚𝑊