Logische Grundelemente

Slides:



Advertisements
Ähnliche Präsentationen
Definition Überlappung und Überdeckung
Advertisements

Perceptrons and the perceptron learning rule
3.2 Subtraktion, Multiplikation, ALU
Multiplizierer Gesucht: Schaltkreis zur Multiplikation zweier Binärzahlen , Beispiel: RW-Systemarchitektur Kap. 3.
Digitale Grundschaltungen
Technische Grundlagen der Informatik 1
2.3 Register-Transfer-Strukturen
Arbeitstitel: DV-Infrastruktur
Das LCA – Problem in Suffixbäumen
Grenzen endlicher Automaten
Didaktisch- methodische Überlegungen zur Antriebstechnik
Test hochintegrierter Schaltungen
Test hochintegrierter Schaltungen
Thomas Kloecker Betreuer: Tim Priesnitz
Kompressionsverfahren für Texte
Technische Informatik I
Technische Informatik I (SS 2006) Teil 1: Logik 1b: Schaltnetze.
Weitere wichtige Schaltnetze?
Analoge vs. Digitale Informationen
1.5 Schaltungsentwicklung
Rechneraufbau & Rechnerstrukturen, Folie 5.1 © 2006 W. Oberschelp, G. Vossen.
Aussagenlogische Modelle
Proseminar Geoinformation II
Torsteuerung Entwicklung der Logik.
Uebung 04 Discriminatoren t(x,y,z) = (x=y)?x;z d(x,y,z) = (x=y)?z;x xyz t d
Multiplexer.
Einführung in die EDV Teil 1 Grundlagen.
Logischen Grundverknüpfungen
Register BIT Martin Evertz.
2.3 Register-Transfer-Strukturen
So, ein paar Fragen.. Wo sind mehr Bälle? Wo sind mehr Steine?
Analyse und Entwurf einfacher Schaltnetze aus Grundgattern
Digitaltechnik Weiterbildungslehrgang XII – Kurs 4
Design and analysis of GUI test-case prioritization using weight-based methods Samra Khan.
Institut für Kartographie und Geoinformation Prof. Dr. Lutz Plümer Geoinformation I Vorlesung 5 WS 2000/2001 Topologie, Landkarten, Datenstrukturen.
Datenstrukturen für Landkarten
Technische Informatik II (INF 1211) Aufgabenteil (mit Unterlagen)
Mikrocomputertechnik 1 Einführung Prof. J. Walter Stand Oktober Mikrocomputertechnik Jürgen Walter 8PLUS5-Quickie Einfache Addition 8051-Architektur.
Basisinformationstechnologie HK-Medien
Geoinformation II Vorlesung 3 SS 2001 Polygon Overlay.
Basisinformationstechnologie HK-Medien
Dualzahlen und ihre logischen Verknüpfungen
Praktische Optimierung
Schaltwerke Klaus Becker 2003.
Anhang A: Binährzahlen
3.3 Speicher Latches SR-Latch 1-bit Speicher S Q Q R Q Q
1 SR-Latch 3.3 Speicher Latches © Béat Hirsbrunner, University of Fribourg, Switzerland, 31. Oktober 2007 S Q Q R Q Q 1-bit Speicher.
3.3 Speicher Latches (1/4) SR-Latch S Q Q R Q Q
© Béat Hirsbrunner, University of Fribourg, Switzerland
VHDL 7: Automaten 1.
Logische Grundschaltungen
Speichern von Informationen
Abtragen von Strecken P Q O H t 1-t und Daraus folgt:
1.Grundkörper: Verschmelzung Zylinder mit Quader
1.Grundkörper: Steckung Zylinder mit Pyramidenstumpf
Speichern von Informationen
Schaltnetze und Schaltwerke Marcel Waldvogel
Technische Informatik II
Technische Informatik II
Technische Informatik II (INF 1211) Aufgabenteil (Mit Unterlagen)
Serielle Addition H. Malz. Serielle Addition H. Malz Operanden laden.
Logik Von Fabian Undi Fabian Undi - Logik.
Prüfung auf Serialisierbarkeit (3)
5/2 Wegeventil Anschlüsse, 2 Schaltstellungen
Prüfung Technische Informatik I (INF 1210) - Teil B (Kurzfragenteil, ohne Hilfsmittel zu lösen) Prof. W. Adi Zeit: 10 Minuten Bitte schreiben.
Technische Informatik II
1 Attribute, Attributwerte (1) Attribut (a): Eigenschaft eines Entity mit Attributname a Zu jedem Attribut a gehört ein Wertebereich (Domain) dom(a) Zum.
Technische Informatik II (INF 1211) Aufgabenteil (Mit Unterlagen)
Logische Gatter Lars Lazecky Berufliche Schule der Hansestadt Rostock
Vom Transistor zum HW-Automaten
 Präsentation transkript:

Logische Grundelemente B A X 1 A & X B ODER B A X 1 A 1 X B NICHT A X 1 1 A X

Zusammengesetzte Elemente NAND B A X 1 & A B X NOR B A X 1 A 1 X B ÄQUIVALENZ B A X 1 A = X B ANTIVALENZ (XOR) B A X 1 A =1 X B

Logische Grundfunktionen mit NAND B A X 1 & A B X & NICHT A A & & UND B & A & ODER & B

Logische Grundfunktionen mit NOR B A X 1 A 1 X B 1 NICHT A A 1 1 ODER B 1 A 1 UND 1 B

Schaltkreisfamilien RTL-NOR U0 B A Z L H 1,5 kW Z A B 3,6 kW 3,6 kW DTL-NAND U0 1 kW B A Z L H 6,8 kW Z X A 4,7 kW B

TTL-NAND B B E1 E2 E3 n p n n C C E1 E2 E3 n Multi-Emitter Transistor U0 4 kW 1,6 kW Z A B C C B A Z L H

Dekodierer Dezimal zu BCD E1 E2 E3 E4 E5 E6 E7 E8 E9 1 QA 1 QB 1 1 QC 1 QD

4 Bit zu 1 Bit Datenselektor (Multiplexer) & E B & F 1 Z C & G D & H Mit wired-UND: Us S1 S0 1 1 A & & 1 Z B & & C & & D & &

1 Bit zu 4 Bit Demultiplexer S1 S0 1 1 E & ZA & ZB & ZC & ZD

Addier-Subtrahier-Schaltungen CI S CO S CO Volladdierer Halbaddierer 4 Bit Parallel-Addierschaltung CI S CO A B Ergebnis A+B

Addier- Subtrahierschaltung Ergebnis A-B Übertrag CI S CO 1 A B Addier- Subtrahierschaltung Ergebnis Übertrag S A B CI CO =1

BCD-Zähler 1 74LS73 1J C1 1K R T R Q1 Q2 Q1 Q2 vorwärts rückwärts QA QB QC QD & T R T R T R T R E rückwärts QA QB QC QD & T R T R T R T R E

Synchronzähler 4 Bit Dual-Vorwärtszähler Zeitablauf C QA QB QC QD t QA & 1 & 1J C1 1K 1J C1 1K 1J C1 1K 1J C1 1K C Zeitablauf C QA QB QC QD t

Schieberegister Serielle Ein- und Ausgabe QA QB QC QD E T T E QA QB QC Parallele Datenausgabe mit Verriegelungsschaltung QA QB QC QD & & & & U E 1D C1 1D C1 1D C1 1D C1 Q 1 & T U = 0: getakteter Betrieb, serielle Ein- und Ausgabe, parallele Ausgabe gesperrt U = 1: Parallelausgabe, Takt gesperrt

Schieberegister mit paralleler Ein- und Ausgabe QA QB QC QD E & & & & 1D C1 1D C1 1D C1 1D C1 Q & & & & 1 U T A B C D U=0: serieller Betrieb U=1: parallele Eingabe über Eingänge A...D Signale für Flip-Flops werden über 2 zu 1 Multiplexer ausgewählt

Schreib-Lese-Speicher (RAM) Speicherelement für 1 Bit: x y SL1 SL2 +US Q Speichermatrix T1 T2 y1 y2 x1 x1 y1 Q Q x1 y2 Q Q Q Q Q x2 y1 Q Q x2 y2 x2 SL1 SL2