KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________.

Slides:



Advertisements
Ähnliche Präsentationen
Intel ITX Board mit Atom CPU
Advertisements

USB - Universal Serial Bus
Was ist ein PC? Innenleben nach dem Stand der Technik und Zusammenwirken der Baugruppen.
Volker Schillings informatik. uni-trier
HMI / HMI-SPS XV400 HMI oder HMI-PLC – die CompactFlashTM entscheidet
Lisa Gorkin, Barbara Herzgen, Fabian Küpper, Ailar Tehrani HG13 Köln / Steckkarten / Schnittstellen Hardwareprojekt.
Agenda 1. Mainboard 2. Welche Hardwarekomponenten gibt es und was sind dessen Aufgaben 3. Vorhandene Steckkarten 4. Beispiel: Grafikkarte 5. Steckkartenverbindung.
BUS-Systeme (PCI) Allgemeines über BUS-Systeme Allgemeines zum PCI-Bus
Basisinformationstechnologie 1 Tanja Lange WS 2003/04 am
W. Oberschelp G. Vossen Kapitel 7.
© 2006 W. Oberschelp, G. Vossen Rechneraufbau & Rechnerstrukturen, Folie 8.1.
Studiengang Informatik FHDW
Haupt- und Arbeitsspeicher
Vorlesung 3: Verschiedenes Universität Bielefeld – Technische Fakultät AG Rechnernetze und verteilte Systeme Peter B. Ladkin
1 Der Zusammenbau der Azubirechner des 1. Lehrjahres Von Thomas Kaiser.
Schnittstellen in der Bildverarbeitung
RST - Rechnerstrukturen Bussysteme (an Beispielen: Serial-ATA und Firewire) Hochschule Bremen Studiengang: Angewandte Informatik 6. Semester (I6I1)
von René Smolin und Jens Bretschneider
EPIC, IA-64 und Itanium Eine Kurzpräsentation von Jan Hübbers bei Prof. Dr.-Ing. Risse im Fach Labor Rechnerstrukturen an der Hochschule Bremen
PCI-Express als Grafikschnittstelle
1 Vorlesung 3 Verschiedenes Peter B. Ladkin
Beschleunigung Virtueller Privater Netze durch Netzwerkprozessoren
Small Computer System Interface
Der Chaos Computer Club Trier
Schnittstellen des Computers
Oder, wie Hardware kommuniziert und wie man sie konfiguriert…
Hardware - Komponenten
Herzlich willkommen zum Aufbau der Hauptplatine
Universal Serial Bus (USB)
INTEL Pentium 4 Prozessor
Lisa Gorkin, Barbara Herzgen, Fabian Küpper, Ailar Tehrani HG13 Köln / Steckkarten / Schnittstellen Hardwareprojekt.
Von Timo Göcke & Marvin Fischer
3.4 CPU-Chips und Busse CPU-Chips
Signal-Prozessoren DSV1, 2009, Hhrt, 1 Mikro-Prozessor Von Neumann-Architektur Daten und Programmcode im gleichen Speicher => Sequenzieller Zugriff auf.
Embedded Systems Prof. Dr. H. Kristl
Computerorientierte Physik VORLESUNG Zeit: jeweils Mo Uhr Ort: Hörsaal 5.01, Institut für Experimentalphysik, Universitätsplatz 5, A-8010.
Grundlagen der Informatik
Die verschiedenen Schnittstellen eines Computers und ihre Verwendung
Übersicht: Hardware Zentraleinheit EVA-Prinzip
Mac mini Mac mini Vorstellung Internet-Auftritt bei Apple und anderen Apple-Resellern Anmerkungen zu Thunderbolt I/O-Technologie Upgrade-Möglichkeiten.
Grundlagen der Informatik
Datenverarbeitung im PC
DDR vs. RDRAM Ein Vergleich von Speichertechnologien Bernhard Fiser Stefan Schönauer.
Mathias Schultz Benjamin Skirlo
Central Processing Unit von David Kleuker und Thomas Auner
Prozessoren im Jahre 2006 von Tobias Schulz.
Bussysteme WS 05/06 Dominik Fehrenbach EN5:
Mikrocomputertechnik Jürgen Walter
Aufbau, Funktion und Grundzusammenhänge
Software Engineering SS04 Paralleles Programmieren FH Aachen, Prof. Dr.-Ing. Michael Trautwein Andrej Kühnal, Perez-Otuno Rodrigo.
USB - Universal Serial Bus
AGP, PCIE Bus im Vergleich AGP: Accelerated Graphic Port 1997 von Intel entwickelt. Ab 1998 AGP dann in großem Stil in PCs als Grafikkartensteckplatz verwendet.
Referat von Marcel Poppen & Oliver Lennartz
KA – Rechnerarchitektur II ____________________________________________________________________________________________ ____________________________________________________________________________________________.
AGP – Accelerated Graphics Port A. Even, M. Colloseus, K. Müller, T. Kadziela, I. Schiffler 1 Warum braucht man AGP? Höhere Geschwindigkeiten Größere Bandbreite.
Beispiel Präsentation Firewire / 1394
Windows 2003 Server. Systemvorassetzungen KomponenteMindestvorausstattungEmpfohlene Ausstattung Prozessor Intel Pentium oder kompatibel ab 133 MHz Intel.
Von Marcel Poppen & Oliver Lennartz
Das Mainboard besteht aus einer eine Platine mit einer Ansammlung von vielen Schaltkreisen, der Chipsatz, und etwas Code in einem ROM (Read Only Memory),
Berliner Elektronenspeicherring-Gesellschaft für Synchrotronstrahlung m.b.H., Albert-Einstein-Straße 15, Berlin frontend control at BESSY R. Fleischhauer.
Firewire IEEE Entwicklung Vorgängermodel IEEE 1394a: Ursprünglich 3 Geschwindigkeitsklassen für Kabelverbindungen: S100, S200, S400 S25 und S50.
Entwicklungstrends der PC-Technologie
AGP - Bus Von Dennis Völckers
Schnittstellen Externe Anschlüsse auf dem Motherboard
Motherboard Marko Drinic – 1ahwit.
Interne Geräte - Grafikkarten
Vom Prozessor zum System
Vom ISA bis zum PCIe Steckplatz
Shared Memory Programmierung: Grundlagen
 Präsentation transkript:

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Vorlesungsübersicht (1. Semester) Grundbegriffe der Datenverarbeitung Geschichtliche Entwicklung Begriffe (Aufgabe und Einteilung der Rechenanlagen) Rechnerprinzipien Zahlensysteme und ihre Bedeutung Komponenten und ihre Funktion Prozessor Speicherarten und Grundprinzip Bussysteme Rechnerperipherie

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Speicher Hauptspeicher Phys. Speicher Arbeitsspeicher Phys. Speicher Virtueller Speicher Cache Speicher 1. Level 2. Level Plattencache

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme (im Vergleich / Weiterentwicklung) ISA (Industry Standard Architecture) –20 / 8 bit (ISA 8) –24 /16 bit (ISA 16) –8,33 MHz EISA (Extended ISA) –32 / 32 bit –8,33 MHz (33 Mbyte/s [8,33MHz x 32 bit / 8 bit]

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme (im Vergleich / Weiterentwicklung) MCA (Micro Channel Architecture) –32 / 32 bit –14,3 MHz VLB (VESA Local Bus) –32 / 32 bit –40 MHz PCI (Peripheral Component Interconnect) –32 / 32 bit –33 MHz (133 Mbyte/s) –Erweitert auf 64 bit Daten und 66 MHz (528 Mbyte/s)

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme (im Vergleich / Weiterentwicklung) USB (Universal Serial Bus) –Seriell –4 – Draht (2 Datenleitungen verdrillt, +5 V, Masse) - Abschirmung

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme (im Vergleich / Weiterentwicklung) USB (Universal Serial Bus) –Max. 127 Geräte –USB Mbit/s (je Gerät 6 Mbps – Overhead = 0,6 Mbyte/s) –USB 2.0 Soll 480 Mbps können

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme USB

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme USB

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme USB

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme (im Vergleich / Weiterentwicklung) Firewire (IEEE-1394 / iLink) –400 Mbps (1999) –800 Mbps (2000 ?) –3200 Mbps (derzeitiges Ziel) –Kabel 2 verdrillte und abgeschirmte Leitungen für Daten 2 verdrillte und abgeschirmte Leitungen für Takt 2 Leitungen für Stromversorgung Abschirmung

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme Firewire

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI AGP The Accelerated Graphics Port (AGP or A.G.P.) is a high performance, component level interconnect targeted at 3D graphical display applications. A.G.P. is based on a set of performance extensions or enhancements to the PCI bus.

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI AGP Reducing costs by moving graphics data to main memory is the primary motivation for the A.G.P., which is designed to provide a smooth, incremental transition for todays PCI based graphics vendors as they develop higher performance components in the future.

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Prinzip: Intel – Pentium 4

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Prinzip: Intel – Pentium 3

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Prinzip: AMD - Athlon

KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Flynsche Taxometrie SISD Princetown (von Neumann) Architektur Harvard Architektur SIMD Vektor Rechner MIMD Parallel Rechner