KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Vorlesungsübersicht (1. Semester) Grundbegriffe der Datenverarbeitung Geschichtliche Entwicklung Begriffe (Aufgabe und Einteilung der Rechenanlagen) Rechnerprinzipien Zahlensysteme und ihre Bedeutung Komponenten und ihre Funktion Prozessor Speicherarten und Grundprinzip Bussysteme Rechnerperipherie
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Speicher Hauptspeicher Phys. Speicher Arbeitsspeicher Phys. Speicher Virtueller Speicher Cache Speicher 1. Level 2. Level Plattencache
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme (im Vergleich / Weiterentwicklung) ISA (Industry Standard Architecture) –20 / 8 bit (ISA 8) –24 /16 bit (ISA 16) –8,33 MHz EISA (Extended ISA) –32 / 32 bit –8,33 MHz (33 Mbyte/s [8,33MHz x 32 bit / 8 bit]
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme (im Vergleich / Weiterentwicklung) MCA (Micro Channel Architecture) –32 / 32 bit –14,3 MHz VLB (VESA Local Bus) –32 / 32 bit –40 MHz PCI (Peripheral Component Interconnect) –32 / 32 bit –33 MHz (133 Mbyte/s) –Erweitert auf 64 bit Daten und 66 MHz (528 Mbyte/s)
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme (im Vergleich / Weiterentwicklung) USB (Universal Serial Bus) –Seriell –4 – Draht (2 Datenleitungen verdrillt, +5 V, Masse) - Abschirmung
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme (im Vergleich / Weiterentwicklung) USB (Universal Serial Bus) –Max. 127 Geräte –USB Mbit/s (je Gerät 6 Mbps – Overhead = 0,6 Mbyte/s) –USB 2.0 Soll 480 Mbps können
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme USB
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme USB
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme USB
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme (im Vergleich / Weiterentwicklung) Firewire (IEEE-1394 / iLink) –400 Mbps (1999) –800 Mbps (2000 ?) –3200 Mbps (derzeitiges Ziel) –Kabel 2 verdrillte und abgeschirmte Leitungen für Daten 2 verdrillte und abgeschirmte Leitungen für Takt 2 Leitungen für Stromversorgung Abschirmung
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Bussysteme Firewire
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI AGP The Accelerated Graphics Port (AGP or A.G.P.) is a high performance, component level interconnect targeted at 3D graphical display applications. A.G.P. is based on a set of performance extensions or enhancements to the PCI bus.
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI AGP Reducing costs by moving graphics data to main memory is the primary motivation for the A.G.P., which is designed to provide a smooth, incremental transition for todays PCI based graphics vendors as they develop higher performance components in the future.
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Prinzip: Intel – Pentium 4
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Prinzip: Intel – Pentium 3
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Prinzip: AMD - Athlon
KA – Rechnerarchitektur I ____________________________________________________________________________________________ ____________________________________________________________________________________________ 10/00 Prof. G. Staib BA - Lörrach / WI Flynsche Taxometrie SISD Princetown (von Neumann) Architektur Harvard Architektur SIMD Vektor Rechner MIMD Parallel Rechner