Präsentation herunterladen
1
W. Oberschelp G. Vossen Kapitel 7
2
7. Organisationsplan eines Von-Neumann-Rechners
Struktur eines Von-Neumann-Rechners Struktur und Arbeitsweise einer CPU Speicher E/A-Einheit, Interrupts Busse Klassifikation von Von-Neumann-Rechnern
3
Struktur eines Von-Neumann-Rechners
4
Struktur einer CPU
5
Charakteristika des Von-Neumann-Rechners
6
Fetch/Execute-Zyklus
7
Fetch-Phase
8
Speicherhierarchie
9
Organisation einer I/O-Einheit
10
Zweibussystem Prozessor Cache Bridge Hauptspeicher
Prozessor/Speicherbus E/A-Schnittstelle Grafik- Controller Bridge E/A-Bus
11
Variante des Zweibussystems
Prozessor Cache Hauptspeicher Prozessor/Speicherbus Bridge E/A-Bus
12
Dreibussystem mit PCI- und ISA-Bus
Prozessor Cache Hauptspeicher Systembus (z.B. 66 MHz, 64 Bit) Platten- Controller Grafik- Controller PCI North Bridge PCI-Bus (z.B. 33 MHz, 32 Bit) E/A-Geräte ISA South Bridge ISA-Bus (z.B. 8 MHz, 16 Bit)
13
Klassifikation von Von-Neumann-Rechnern
Globale Rechner-Klassifikationen: Anhand der Leistungsfähigkeit: Personalcomputer (PCs) Workstations Großrechenr Anhand der Anwendungen: Desktop-Computing Server-Computing Embedded Computing: Mikrocontroller Digitale Signal-Prozessoren (DSPs)
14
Vernetzte Rechnerkonfiguration mit Servern
Datenbank- Server Fileserver Drucker- Server
15
Request-Reply-Prinzip
Server Client
16
Klassifikation von Von-Neumann-Rechnern
Lokale Prozessor-Klassifikation: Akkumulator-Architektur Stack-Architektur Register-Speicher-Architektur („CISC“) Register-Register-Architektur („RISC“)
17
Akkumulator-Architektur
Speicher Prozessor Akku ALU
18
Stack-Architektur Prozessor SP Speicher ALU
19
Register-Speicher-Architektur
Speicher Prozessor ALU
20
Register-Register-Architektur
Speicher Prozessor ALU
21
Probleme von CISC-Prozessoren
22
Merkmale von RISC-Prozessoren
23
Alternativen zum von Neumann-Konzept
24
Ende Kapitel 7
Ähnliche Präsentationen
© 2024 SlidePlayer.org Inc.
All rights reserved.